Logic & Flip Flops-SN74LVC74APWR
Χαρακτηριστικά Προϊόντος
|
Έγγραφα & Μέσα
ΕΙΔΟΣ ΠΟΡΟΥ | ΣΥΝΔΕΣΜΟΣ |
Φύλλα δεδομένων | SN54LVC74A, SN74LVC74A |
Προτεινόμενο προϊόν | Αναλογικές Λύσεις |
Συσκευασία PCN | Reel 10/Ιουλ/2018 |
Φύλλο δεδομένων HTML | SN54LVC74A, SN74LVC74A |
Μοντέλα EDA | SN74LVC74APWR από την SnapEDA |
Περιβαλλοντικές & Εξαγωγικές Ταξινομήσεις
ΧΑΡΑΚΤΗΡΙΣΤΙΚΟ | ΠΕΡΙΓΡΑΦΗ |
Κατάσταση RoHS | Συμβατό με ROHS3 |
Επίπεδο ευαισθησίας σε υγρασία (MSL) | 1 (Απεριόριστο) |
Κατάσταση REACH | REACH Δεν επηρεάζεται |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Flip-Flop και Latch
Flip-FlopκαιΜάνταλοείναι κοινές ψηφιακές ηλεκτρονικές συσκευές με δύο σταθερές καταστάσεις που μπορούν να χρησιμοποιηθούν για την αποθήκευση πληροφοριών και ένα flip-flop ή μάνδαλο μπορεί να αποθηκεύσει 1 bit πληροφοριών.
Το Flip-Flop (Συντομογραφία FF), γνωστό και ως bistable gate, γνωστό και ως bistable flip-flop, είναι ένα ψηφιακό λογικό κύκλωμα που μπορεί να λειτουργήσει σε δύο καταστάσεις.Τα flip-flops παραμένουν στην κατάστασή τους μέχρι να λάβουν έναν παλμό εισόδου, γνωστό και ως έναυσμα.Όταν λαμβάνεται ένας παλμός εισόδου, η έξοδος flip-flop αλλάζει κατάσταση σύμφωνα με τους κανόνες και στη συνέχεια παραμένει σε αυτήν την κατάσταση έως ότου ληφθεί άλλη σκανδάλη.
Το μάνδαλο, ευαίσθητο στο επίπεδο παλμού, αλλάζει κατάσταση κάτω από το επίπεδο του παλμού ρολογιού, το μάνδαλο είναι μια μονάδα αποθήκευσης που ενεργοποιείται από το επίπεδο και η δράση της αποθήκευσης δεδομένων εξαρτάται από την τιμή στάθμης του σήματος εισόδου, μόνο όταν το μάνδαλο βρίσκεται στο κατάσταση ενεργοποίησης, η έξοδος θα αλλάξει με την εισαγωγή δεδομένων.Το μάνδαλο είναι διαφορετικό από το flip-flop, δεν κλείνει δεδομένα, το σήμα στην έξοδο αλλάζει με το σήμα εισόδου, ακριβώς όπως το σήμα που διέρχεται από μια προσωρινή μνήμη.Μόλις το σήμα κλειδώματος λειτουργήσει ως μάνδαλο, τα δεδομένα κλειδώνονται και το σήμα εισόδου δεν λειτουργεί.Ένα μάνδαλο ονομάζεται επίσης διαφανές μάνδαλο, που σημαίνει ότι η έξοδος είναι διαφανής στην είσοδο όταν δεν είναι κλειδωμένη.
Η διαφορά μεταξύ μανδάλου και σαγιονάρας
Το μάνδαλο και το flip-flop είναι δυαδικές συσκευές αποθήκευσης με λειτουργία μνήμης, οι οποίες είναι μία από τις βασικές συσκευές για τη σύνθεση διαφόρων λογικών κυκλωμάτων χρονισμού.Η διαφορά είναι: το μάνδαλο σχετίζεται με όλα τα σήματα εισόδου του, όταν το σήμα εισόδου αλλάζει αλλάζει η ασφάλεια, δεν υπάρχει τερματικό ρολογιού.Το flip-flop ελέγχεται από το ρολόι, μόνο όταν ενεργοποιείται το ρολόι για να δειγματιστεί η τρέχουσα είσοδος, δημιουργείται η έξοδος.Φυσικά, επειδή τόσο το μάνδαλο όσο και το flip-flop είναι λογική χρονισμού, η έξοδος δεν σχετίζεται μόνο με την τρέχουσα είσοδο, αλλά σχετίζεται και με την προηγούμενη έξοδο.
1. Το μάνδαλο ενεργοποιείται από τη στάθμη και όχι από τον σύγχρονο έλεγχο.Το DFF ενεργοποιείται από την άκρη του ρολογιού και το σύγχρονο έλεγχο.
2, το μάνδαλο είναι ευαίσθητο στο επίπεδο εισόδου και επηρεάζεται από την καθυστέρηση καλωδίωσης, επομένως είναι δύσκολο να διασφαλιστεί ότι η έξοδος δεν δημιουργεί γρέζια.Το DFF είναι λιγότερο πιθανό να παράγει γρέζια.
3, Εάν χρησιμοποιείτε κυκλώματα πύλης για να δημιουργήσετε μάνδαλο και DFF, το μάνδαλο καταναλώνει λιγότερους πόρους πύλης από το DFF, το οποίο είναι καλύτερο μέρος για μάνδαλο από το DFF.Επομένως, η ενσωμάτωση της χρήσης του μανδάλου στο ASIC είναι υψηλότερη από το DFF, αλλά το αντίθετο ισχύει στο FPGA, επειδή δεν υπάρχει τυπική μονάδα μανδάλωσης στο FPGA, αλλά υπάρχει μονάδα DFF και ένα LATCH χρειάζεται περισσότερα από ένα LE για να πραγματοποιηθεί.Το μάνδαλο ενεργοποιείται σε επίπεδο, το οποίο ισοδυναμεί με ένα άκρο ενεργοποίησης, και μετά την ενεργοποίηση (τη στιγμή της ενεργοποίησης του επιπέδου) ισοδυναμεί με ένα καλώδιο, το οποίο αλλάζει ανάλογα με την έξοδο Η έξοδος ποικίλλει ανάλογα με την έξοδο.Στη μη ενεργοποιημένη κατάσταση είναι να διατηρηθεί το αρχικό σήμα, το οποίο μπορεί να δει κανείς και τη διαφορά flip-flop, στην πραγματικότητα, πολλές φορές το μάνδαλο δεν είναι υποκατάστατο του ff.
4, το μάνδαλο θα γίνει εξαιρετικά πολύπλοκη στατική ανάλυση χρονισμού.
5, προς το παρόν, το μάνδαλο χρησιμοποιείται μόνο στο κύκλωμα πολύ υψηλής ποιότητας, όπως η CPU P4 της Intel.Το FPGA έχει μονάδα μανδάλωσης, η μονάδα καταχωρητή μπορεί να διαμορφωθεί ως μονάδα μανδάλωσης, στο εγχειρίδιο xilinx v2p θα διαμορφωθεί ως μονάδα καταχωρητή/μάνδαλο, το προσάρτημα είναι διάγραμμα δομής μισής φέτας xilinx.Άλλα μοντέλα και κατασκευαστές FPGA δεν πήγαν να ελέγξουν.--Προσωπικά, πιστεύω ότι το xilinx είναι σε θέση να ταιριάξει άμεσα με το altera μπορεί να είναι μεγαλύτερο πρόβλημα, σε μερικά LE που πρέπει να κάνουν, ωστόσο, όχι η συσκευή xilinx κάθε κομμάτι μπορεί να ρυθμιστεί έτσι, η μόνη διεπαφή DDR της altera έχει μια ειδική μονάδα κλειδώματος, γενικά μόνο κύκλωμα υψηλής ταχύτητας θα χρησιμοποιηθεί στη σχεδίαση του μάνταλου.Το LE της altera δεν είναι δομή μανδάλωσης, και ελέγξτε τα sp3 και sp2e, και άλλα για να μην ελέγξετε, το εγχειρίδιο λέει ότι αυτή η διαμόρφωση υποστηρίζεται.Η έκφραση wangdian σχετικά με το altera είναι σωστή, το ff του altera δεν μπορεί να ρυθμιστεί ώστε να κλειδώνει, χρησιμοποιεί έναν πίνακα αναζήτησης για την υλοποίηση του μανδάλου.
Ο γενικός κανόνας σχεδίασης είναι: αποφύγετε το μάνδαλο στα περισσότερα σχέδια.θα σας αφήσει να σχεδιάσετε το χρονοδιάγραμμα έχει τελειώσει, και είναι πολύ κρυμμένο, μη βετεράνος δεν μπορεί να βρει.μάνταλο ο μεγαλύτερος κίνδυνος είναι να μην φιλτράρετε τα γρέζια.Αυτό είναι εξαιρετικά επικίνδυνο για το επόμενο επίπεδο του σιρκουί.Επομένως, όσο μπορείτε να χρησιμοποιήσετε το D flip-flop place, μην χρησιμοποιείτε μάνδαλο.