(Ηλεκτρονικά Εξαρτήματα) 5V927PGGI8
Χαρακτηριστικά Προϊόντος
ΤΥΠΟΣ | ΠΕΡΙΓΡΑΦΗ |
Κατηγορία | Ολοκληρωμένα κυκλώματα (IC) |
Mfr | Renesas Electronics America Inc |
Σειρά | - |
Πακέτο | Ταινία και καρούλι (TR) |
Κατάσταση προϊόντος | Απαρχαιωμένος |
Τύπος | Γεννήτρια ρολογιού |
PLL | Ναι με το Bypass |
Εισαγωγή | LVTTL, Κρύσταλλο |
Παραγωγή | LVTTL |
Αριθμός Κυκλωμάτων | 1 |
Αναλογία – Είσοδος: Έξοδος | 2:4 |
Διαφορικό – Είσοδος: Έξοδος | Οχι όχι |
Συχνότητα – Μέγ | 160 MHz |
Διαιρέτης/Πολλαπλασιαστής | Ναι όχι |
Τάση – Τροφοδοσία | 3V ~ 3,6V |
Θερμοκρασία λειτουργίας | -40°C ~ 85°C |
Τύπος τοποθέτησης | Αναρτημένο στην επιφάνεια |
Πακέτο / Θήκη | 16-TSSOP (0,173″, 4,40mm Πλάτος) |
Πακέτο συσκευής προμηθευτή | 16-ΤΣΣΟΠ |
Βασικός αριθμός προϊόντος | IDT5V927 |
Έγγραφα & Μέσα
ΕΙΔΟΣ ΠΟΡΟΥ | ΣΥΝΔΕΣΜΟΣ |
Φύλλα δεδομένων | IDT5V927 |
Απαξίωση PCN/ EOL | Αναθεώρηση 23/Δεκ/2013 |
Φύλλο δεδομένων HTML | IDT5V927 |
Περιβαλλοντικές & Εξαγωγικές Ταξινομήσεις
ΧΑΡΑΚΤΗΡΙΣΤΙΚΟ | ΠΕΡΙΓΡΑΦΗ |
Επίπεδο ευαισθησίας σε υγρασία (MSL) | 1 (Απεριόριστο) |
Κατάσταση REACH | REACH Δεν επηρεάζεται |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Επιπρόσθετοι πόροι
ΧΑΡΑΚΤΗΡΙΣΤΙΚΟ | ΠΕΡΙΓΡΑΦΗ |
Αλλα ονόματα | 5V927PGGI8 |
Τυπικό πακέτο | 4.000 |
λεπτομέρειες προιόντος
ΕΠΕΞΕΡΓΑΣΤΗΣ ΨΗΦΙΑΚΟΥ ΣΗΜΑΤΟΣ 24-BIT
Ο Motorola DSP56307, μέλος της οικογένειας προγραμματιζόμενων επεξεργαστών ψηφιακού σήματος (DSPs) DSP56300, υποστηρίζει εφαρμογές ασύρματης υποδομής με γενικές λειτουργίες φιλτραρίσματος.Ο συμεπεξεργαστής ενισχυμένου φίλτρου στο τσιπ (EFCOP) επεξεργάζεται αλγόριθμους φίλτρων παράλληλα με τη λειτουργία του πυρήνα, αυξάνοντας έτσι τη συνολική απόδοση και απόδοση του DSP.Όπως και τα άλλα μέλη της οικογένειας, το DSP56307 χρησιμοποιεί έναν κινητήρα υψηλής απόδοσης, με ένα ρολόι-κύκλο ανά εντολή (συμβατό με κώδικα με τη δημοφιλή οικογένεια πυρήνων DSP56000 της Motorolas), έναν μετατοπιστή κύλινδρος, μια διευθυνσιοδότηση 24-bit, μια κρυφή μνήμη εντολών και ένας ελεγκτής άμεσης πρόσβασης στη μνήμη, όπως στην Εικόνα 1. Το DSP56307 προσφέρει απόδοση σε 100 εκατομμύρια οδηγίες (MIPS) ανά δευτερόλεπτο χρησιμοποιώντας ένα εσωτερικό ρολόι 100 MHz με πυρήνα 2,5 volt και ανεξάρτητη ισχύ εισόδου/εξόδου 3,3 volt.
ΣΦΑΙΡΙΚΗ ΕΙΚΟΝΑ
Χρησιμοποιώντας την αρχιτεκτονική βασισμένη σε στήλη ASMBL (Advanced Silicon Modular Block) δεύτερης γενιάς, το XC5VLX330T-3FFG1738I περιέχει πέντε ξεχωριστές πλατφόρμες (υπο-οικογένειες), την καλύτερη επιλογή που προσφέρει οποιαδήποτε οικογένεια FPGA.Κάθε πλατφόρμα περιέχει διαφορετική αναλογία χαρακτηριστικών για να καλύψει τις ανάγκες μιας μεγάλης ποικιλίας προηγμένων λογικών σχεδίων.Εκτός από το πιο προηγμένο λογικό ύφασμα υψηλής απόδοσης, τα XC5VLX330T-3FFG1738I FPGA περιέχουν πολλά μπλοκ επιπέδου συστήματος σκληρού IP, συμπεριλαμβανομένων ισχυρών μπλοκ RAM/FIFO 36 Kbit, φέτες DSP δεύτερης γενιάς 25 x 18, τεχνολογία Select IO με ενσωματωμένη σε ψηφιακά ελεγχόμενη σύνθετη αντίσταση, μπλοκ πηγής-σύγχρονης διεπαφής Chip Sync, λειτουργικότητα παρακολούθησης συστήματος,
ΧΑΡΑΚΤΗΡΙΣΤΙΚΑ
Πυρήνας DSP56300 υψηλής απόδοσης
● 100 εκατομμύρια οδηγίες ανά δευτερόλεπτο (MIPS) με ρολόι 100 MHz σε πυρήνα 2,5 V και 3,3 VI/O
● Κωδικός αντικειμένου συμβατός με τον πυρήνα DSP56000
● Πολύ παράλληλο σύνολο οδηγιών
● Αριθμητική λογική μονάδα δεδομένων (ALU)
- Πλήρως διοχετευμένος παράλληλος πολλαπλασιαστής-συσσωρευτής 24 x 24 bit
- Μετατοπιστής παράλληλης κάννης 56 bit (γρήγορη μετατόπιση και κανονικοποίηση, δημιουργία και ανάλυση ροής bit)
- Οδηγίες ALU υπό όρους
- Υποστήριξη αριθμητικής 24-bit ή 16-bit υπό έλεγχο λογισμικού
● Μονάδα ελέγχου προγράμματος (PCU)
- Υποστήριξη ανεξάρτητου κωδικού θέσης (PIC).
- Λειτουργίες διεύθυνσης βελτιστοποιημένες για εφαρμογές DSP (συμπεριλαμβανομένων των άμεσων μετατοπίσεων)
- Ελεγκτής προσωρινής μνήμης εντολών στο τσιπ
- Στοίβα υλικού με δυνατότητα επέκτασης μνήμης στο τσιπ
- Ένθετοι βρόχοι DO υλικού
- Γρήγορες διακοπές αυτόματης επιστροφής
● Άμεση πρόσβαση στη μνήμη (DMA)
- Έξι κανάλια DMA που υποστηρίζουν εσωτερικές και εξωτερικές προσβάσεις
- Μονοδιάστατες, δύο και τρισδιάστατες μεταφορές (συμπεριλαμβανομένης της κυκλικής προσωρινής αποθήκευσης)
- Διακοπές μεταφοράς στο τέλος του μπλοκ
- Ενεργοποίηση από γραμμές διακοπής και όλα τα περιφερειακά
● Κλείδωμα φάσης (PLL)
- Επιτρέπει την αλλαγή του χαμηλού συντελεστή διαίρεσης ισχύος (DF) χωρίς απώλεια κλειδώματος
- Ρολόι εξόδου με εξάλειψη κλίσης
● Υποστήριξη εντοπισμού σφαλμάτων υλικού
- Μονάδα εξομοίωσης σε τσιπ (On CE).
- Θύρα πρόσβασης δοκιμαστικής ομάδας κοινής δοκιμής (JTAG) (TAP)
- Η λειτουργία ανίχνευσης διεύθυνσης αντικατοπτρίζει τις εσωτερικές προσβάσεις RAM προγράμματος στην εξωτερική θύρα